Übersetzung für "Memory caches" in Deutsch
																						These
																											now
																											use
																											shared
																											memory-mapped
																											caches
																											for
																											this
																											data.
																		
			
				
																						Diese
																											verwenden
																											für
																											diese
																											Daten
																											nun
																											gemeinsame
																											memory-mapped
																											Caches.
															 
				
		 ParaCrawl v7.1
			
																						Based
																											on
																											the
																											32-bit
																											CPU
																											ARM
																											926EJ-S
																											cycled
																											at
																											200
																											MHz,
																											it
																											possesses
																											a
																											memory
																											management
																											unit,
																											caches,
																											DSP
																											and
																											Java
																											extensions.
																		
			
				
																						Basierend
																											auf
																											die
																											mit
																											200
																											MHz
																											getaktete
																											32-Bit
																											CPU
																											ARM
																											926EJ-S
																											verfügt
																											er
																											über
																											Memory-Management-Unit,
																											Caches,
																											DSP-
																											und
																											Java-Erweiterungen.
															 
				
		 ParaCrawl v7.1
			
																						When
																											an
																											application
																											attempts
																											to
																											verify
																											a
																											certificate
																											that
																											specifies
																											locations
																											to
																											OCSP
																											responders,
																											the
																											client
																											component
																											first
																											searches
																											local
																											memory
																											and
																											disk
																											caches
																											to
																											find
																											a
																											cached
																											OCSP
																											response
																											that
																											contains
																											current
																											revocation
																											data.
																		
			
				
																						Wenn
																											eine
																											Anwendung
																											versucht,
																											ein
																											Zertifikat
																											zu
																											überprüfen,
																											das
																											Speicherorte
																											für
																											OCSP-Responder
																											angibt,
																											durchsucht
																											zuerst
																											die
																											Clientkomponente
																											den
																											lokalen
																											Arbeitsspeicher
																											und
																											die
																											Datenträgercaches,
																											um
																											eine
																											zwischengespeicherte
																											OCSP-Antwort
																											zu
																											finden,
																											die
																											aktuelle
																											Sperrdaten
																											enthält.
															 
				
		 ParaCrawl v7.1
			
																						While
																											CPUs
																											have
																											"data"
																											and
																											"code/instruction"
																											memory/caches,
																											GPUs
																											have
																											additional
																											memory
																											types
																											that,
																											from
																											a
																											compute
																											perspective,
																											serve
																											different
																											purposes
																											and
																											have
																											different
																											characteristics.
																		
			
				
																						Während
																											CPUs
																											"Daten"
																											und
																											"Code
																											/
																											Befehls"
																											Speicher
																											besitzen,
																											verfügen
																											GPUs
																											über
																											zusätzliche
																											Speicher-Typen,
																											die
																											unterschiedlichen
																											Zwecken
																											dienen
																											und
																											unterschiedliche
																											Eigenschaften
																											haben.
															 
				
		 ParaCrawl v7.1
			
																						In
																											this
																											context,
																											latency
																											is
																											the
																											time
																											(either
																											in
																											clocks
																											or
																											nano-seconds)
																											taken
																											to
																											transfer
																											a
																											block
																											of
																											data
																											either
																											from
																											main
																											memory
																											or
																											GPU
																											caches.
																		
			
				
																						In
																											diesem
																											Zusammenhang
																											ist
																											die
																											Latenz
																											die
																											Zeit
																											(entweder
																											in
																											Taktzyklen
																											oder
																											Nanosekunden)
																											dier
																											benötigt
																											wird,
																											um
																											einen
																											Block
																											von
																											Daten
																											entweder
																											aus
																											dem
																											Hauptspeicher
																											oder
																											den
																											GPU
																											Caches
																											zu
																											übertragen.
															 
				
		 ParaCrawl v7.1
			
																						Nearly
																											as
																											important
																											as
																											suitable
																											algorithms
																											is
																											the
																											actual
																											implementation
																											and
																											the
																											usage
																											of
																											special
																											hardware
																											features
																											such
																											as
																											intra-warp
																											communication,
																											shared
																											memory,
																											caches,
																											and
																											memory
																											access
																											patterns.
																		
			
				
																						Genauso
																											wichtig
																											wie
																											raffinierte
																											Algorithmen,
																											ist
																											die
																											eigentliche
																											Implementierung
																											und
																											die
																											Nutzung
																											von
																											speziellen
																											Komponenten
																											wie
																											Intrawarp
																											Kommunikation,
																											geteilte
																											Speicher,
																											Zwischenspeicher
																											und
																											Speicherzugriffsmuster.
															 
				
		 ParaCrawl v7.1
			
																						The
																											netX
																											is
																											a
																											highly
																											integrated
																											network
																											controller
																											with
																											a
																											new
																											system
																											architecture
																											optimized
																											for
																											communication
																											and
																											maximum
																											data
																											throughput.
																											Based
																											on
																											the
																											32-bit
																											CPU
																											ARM
																											926EJ-S
																											cycled
																											at
																											200
																											MHz,
																											it
																											possesses
																											a
																											memory
																											management
																											unit,
																											caches,
																											DSP
																											and
																											Java
																											extensions.
																		
			
				
																						Der
																											netX
																											ist
																											ein
																											hoch
																											integrierter
																											Netzwerk-Controller
																											mit
																											einer
																											neuen,
																											auf
																											Kommunikation
																											und
																											maximalen
																											Datendurchsatz
																											optimierten
																											Systemarchitektur.Basierend
																											auf
																											die
																											mit
																											200
																											MHz
																											getaktete
																											32-Bit
																											CPU
																											ARM
																											926EJ-S
																											verfügt
																											er
																											über
																											Memory-Management-Unit,
																											Caches,
																											DSP-
																											und
																											Java-Erweiterungen.
															 
				
		 ParaCrawl v7.1
			
																						This
																											memory
																											may
																											include
																											cache
																											memory,
																											main
																											memory
																											or
																											other
																											internal
																											memory.
																		
			
				
																						Der
																											Speicher
																											kann
																											aus
																											Pufferspeicher,
																											Hauptspeicher
																											oder
																											einem
																											anderen
																											internem
																											Speicher
																											bestehen.
															 
				
		 DGT v2019
			
																						The
																											computer
																											P
																											is
																											connected
																											to
																											a
																											main
																											memory
																											MM
																											via
																											the
																											cache
																											memory
																											CA.
																		
			
				
																						Der
																											Prozessor
																											P
																											ist
																											über
																											die
																											Cachespeichereinrichtung
																											CA
																											mit
																											einem
																											Hauptspeicher
																											MM
																											verbunden.
															 
				
		 EuroPat v2
			
																						The
																											cache
																											memory
																											ports
																											can
																											be
																											constructed,
																											therefore,
																											in
																											a
																											standard
																											manner.
																		
			
				
																						Die
																											Cachespeicherports
																											können
																											auf
																											übliche
																											Weise
																											aufgebaut
																											sein.
															 
				
		 EuroPat v2
			
																						It
																											should,
																											therefore,
																											be
																											noted
																											that
																											the
																											capacity
																											of
																											the
																											cache
																											memory
																											is
																											being
																											increasingly
																											expanded.
																		
			
				
																						Dabei
																											ist
																											zu
																											beachten,
																											daß
																											die
																											Kapazität
																											des
																											Cachespeichers
																											zunehmend
																											erhöht
																											wird.
															 
				
		 EuroPat v2
			
																						The
																											control
																											of
																											the
																											cache
																											memory
																											CSB
																											required
																											for
																											this
																											purpose
																											occurs
																											via
																											control
																											signals
																											S-CSB.
																		
			
				
																						Die
																											dazu
																											erforderliche
																											Steuerung
																											des
																											Cachespeichers
																											CSB
																											erfolgt
																											über
																											Steuersignale
																											S-CSB.
															 
				
		 EuroPat v2
			
																						The
																											word
																											addresses
																											for
																											each
																											word
																											are
																											connected
																											through
																											from
																											the
																											buses
																											to
																											the
																											cache
																											memory
																											ports.
																		
			
				
																						Die
																											Wortadressen
																											für
																											jedes
																											Wort
																											werden
																											von
																											den
																											Bussen
																											zu
																											den
																											Cachespeicherports
																											durchgeschaltet.
															 
				
		 EuroPat v2
			
																						The
																											processor
																											may
																											address
																											the
																											cache
																											memory
																											also
																											as
																											a
																											normal
																											memory.
																		
			
				
																						Der
																											Prozessor
																											kann
																											den
																											Cache-Speicher
																											auch
																											als
																											normalen
																											Speicher
																											adressieren.
															 
				
		 EuroPat v2
			
																						Thus
																											when
																											no
																											payload
																											bytes
																											are
																											read
																											from
																											the
																											cache
																											memory,
																											the
																											blocking
																											signal
																											occurs.
																		
			
				
																						Wenn
																											also
																											keine
																											Nutzdatenbytes
																											vom
																											Vorpuffer
																											ausgelesen
																											werden,
																											liegt
																											das
																											Sperrsignal
																											vor.
															 
				
		 EuroPat v2
			
																						The
																											CACHE
																											memory
																											3
																											is
																											switched
																											off
																											in
																											a
																											second
																											step
																											S
																											2
																											.
																		
			
				
																						In
																											einem
																											zweiten
																											Schritt
																											S
																											2
																											wird
																											der
																											CACHE-Speicher
																											3
																											abgeschaltet.
															 
				
		 EuroPat v2
			
																						This
																											makes
																											it
																											possible
																											to
																											manage
																											a
																											plurality
																											of
																											image
																											objects
																											in
																											the
																											cache
																											memory
																											at
																											the
																											same
																											time.
																		
			
				
																						Hiermit
																											ist
																											es
																											möglich,
																											mehrere
																											Bildobjekte
																											gleichzeitig
																											im
																											Cache-Speicher
																											zu
																											verwalten.
															 
				
		 EuroPat v2
			
																						However,
																											this
																											would
																											even
																											lead
																											to
																											unnecessary
																											cache
																											memory
																											and
																											hence
																											needs
																											to
																											be
																											removed.
																		
			
				
																						Dies
																											würde
																											jedoch
																											sogar
																											zu
																											unnötigem
																											Cache-Speicher
																											führen
																											und
																											muss
																											daher
																											entfernt
																											werden.
															 
				
		 ParaCrawl v7.1
			
																						This
																											protects
																											the
																											data
																											in
																											the
																											Cache
																											Memory
																											in
																											the
																											event
																											of
																											an
																											unexpected
																											power
																											failure.
																		
			
				
																						Damit
																											sind
																											die
																											Daten
																											im
																											Cache-Speicher
																											im
																											Falle
																											eines
																											unerwarteten
																											Stromausfalls
																											geschützt.
															 
				
		 ParaCrawl v7.1
			
																						The
																											AttributeMaps
																											may
																											then
																											be
																											made
																											available
																											in
																											the
																											cache
																											memory.
																		
			
				
																						Die
																											AttributMaps
																											können
																											dann
																											entsprechend
																											im
																											Cache
																											bereitgestellt
																											werden.
															 
				
		 EuroPat v2
			
																						In
																											this
																											case,
																											the
																											use
																											of
																											a
																											cache
																											memory
																											thus
																											only
																											results
																											in
																											the
																											optimization
																											of
																											the
																											average
																											throughput.
																		
			
				
																						Die
																											Verwendung
																											von
																											Cache-Speicher
																											führt
																											dabei
																											also
																											lediglich
																											zur
																											Optimierung
																											des
																											durchschnittlichen
																											Durchsatzes.
															 
				
		 EuroPat v2
			
																						The
																											biometric
																											data
																											and
																											the
																											PIC
																											are
																											temporarily
																											stored
																											in
																											a
																											cache
																											memory
																											19
																											.
																		
			
				
																						Die
																											biometrischen
																											Daten
																											und
																											der
																											PIC
																											werden
																											im
																											Arbeitsspeicher
																											19
																											zwischengespeichert.
															 
				
		 EuroPat v2
			
																						In
																											principle,
																											other
																											structures
																											for
																											the
																											cache
																											memory
																											are
																											also
																											possible.
																		
			
				
																						Prinzipiell
																											sind
																											auch
																											andere
																											Strukturen
																											für
																											den
																											Cache-Speicher
																											möglich.
															 
				
		 EuroPat v2
			
																						During
																											a
																											writing
																											operation,
																											the
																											unit
																											82
																											in
																											the
																											cache
																											memory
																											8
																											encrypts
																											information
																											which
																											is
																											to
																											be
																											buffered.
																		
			
				
																						Bei
																											einem
																											Schreibvorgang
																											verschlüsselt
																											die
																											Einheit
																											82
																											im
																											Cache-Speicher
																											8
																											zwischenzuspeichernde
																											Information.
															 
				
		 EuroPat v2
			
																						After
																											a
																											certain
																											time,
																											the
																											cache
																											memory
																											32
																											will
																											be
																											full.
																		
			
				
																						Nach
																											einer
																											gewissen
																											Zeit
																											wird
																											der
																											Cache-Speicher
																											32
																											voll
																											sein.
															 
				
		 EuroPat v2